

### **NỘI DUNG MÔN HỌC**

Chương 1: Hệ đếm

Chương 2: Hàm Boole và cổng logic

Chương 3: Mạch logic tổ hợp

Chương 4: Mạch logic tuần tự

Chương 5: Bộ nhớ bán dẫn



#### Chương 3 – MẠCH LOGIC TỔ HỢP

#### 3.1. Khái niệm chung

- 3.2. Phân tích mạch logic tổ hợp
- 3.3. Thiết kế mạch logic tổ hợp
- 3.4. Mạch mã hóa giải mã
- 3.5. Mạch hợp kênh phân kênh
- 3.6. Mạch số học
- 3.7. Mạch so sánh
- 3.8. Mạch tạo/ kiểm tra chẵn lẻ
- 3.9. Mạch tạo/ kiểm tra mã Hamming



#### Mạch tổ hợp (1)

- Đặc điểm:
- Trị số của tín hiệu đầu ra ở thời điểm đang xét chỉ phụ thuộc vào tổ hợp các giá trị tín hiệu đầu vào.
- Được cấu trúc nên từ các cổng logic.
- >Phương pháp biểu diễn chức năng logic của mạch tổ hợp:
- Hàm logic (thường áp dụng cho vi mạch cỡ nhỏ SSI)
- Bảng trạng thái (vi mạch cỡ vừa MSI)
- Bảng Karnaugh
- Đồ thị dạng xung ...



### Mạch tổ hợp (2) – Sơ đồ khối tổng quát



➤Hệ phương trình tống quát:

$$\begin{cases} Y_{0} = f_{0}(X_{0}, X_{1}, ..., X_{n}) \\ Y_{1} = f_{1}(X_{0}, X_{1}, ..., X_{n}) \\ \vdots \\ Y_{m} = f_{m}(X_{0}, X_{1}, ..., X_{n}) \end{cases}$$



#### Chương 3 – MẠCH LOGIC TỔ HỢP

- 3.1. Khái niệm chung
- 3.2. Phân tích mạch logic tổ hợp
- 3.3. Thiết kế mạch logic tổ hợp
- 3.4. Mạch mã hóa giải mã
- 3.5. Mạch hợp kênh phân kênh
- 3.6. Mạch số học
- 3.7. Mạch so sánh
- 3.8. Mạch tạo/ kiểm tra chẵn lẻ
- 3.9. Mạch tạo/ kiểm tra mã Hamming



### Phân tích mạch logic tổ hợp (1)

Phân tích mạch logic tổ hợp là từ sơ đồ cho trước xác định chức năng, dạng sóng, tính năng kỹ thuật,... của mạch. Từ đó có thể rút gọn, chuyển đổi dạng thực hiện của mạch điện để có được lời giải tối ưu.

#### ➤ Phương pháp:

- Với mạch đơn giản: tiến hành lập bảng trạng thái, viết biểu thức, rút gọn, tối ưu (nếu cần) và vẽ lại mạch điện.
- Với mạch phức tạp: tiến hành phân đoạn mạch để viết biểu thức, sau đó rút gọn, tối ưu (nếu cần) và vẽ lại mạch điện.



### Phân tích mạch logic tổ hợp (2) – Ví dụ

➤ Phân tích mạch điện sau, nêu chức năng của mạch:





### Phân tích mạch logic tổ hợp (3) - VD

Bước 1: Lập Bảng trạng thái:

| A | В | C | f |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |



Bước 2: Viết biểu thức:

$$f(A,B,C) = \sum (3,5,6,7)$$



### Phân tích mạch logic tổ hợp (4) - VD

**Buốc 3: Rút gọn:** 
$$f(A,B,C) = \sum (3,5,6,7)$$



$$f = AB + BC + AC$$

#### Bước 4: Tối ưu về dạng toàn NAND:

$$f = AB + BC + AC$$

$$\overline{\overline{f}} = \overline{\overline{AB + BC + AC}}$$

$$f = \overline{\overline{AB}.\overline{BC}.\overline{AC}}$$



### Phân tích mạch logic tổ hợp (5) - VD

Bước 5: Vẽ mạch điện dạng tối ưu:





#### Ví dụ 2-1

Cho hàm logic: F (A, B, C, D) =  $\sum$  (0, 2, 5, 6, 7, 8, 10, 13, 15)

- 3-7 a) Viết biểu thức tối giản của hàm
  - b) Thực hiện hàm bằng 1 mạch tối ưu toàn NOR 2 lối vào

$$F = \overline{BD} + B\overline{CD} + AB\overline{D} = \overline{BD} + \overline{D}(B\overline{C} + AB) = \overline{BD} + \overline{D}(B\overline{C} + AB) =$$

$$= \overline{B} + \overline{D} + D + B\overline{C} + AB = B + \overline{D} + D + B\overline{C} + AB = B + \overline{D} + D + \overline{B} + \overline{C} + \overline{A} + \overline{B}$$

$$\Rightarrow F = \overline{B} + \overline{D} + D + \overline{B} + \overline{C} + \overline{A} + \overline{B}$$

$$F = B + \overline{D} + D + \overline{B} + C + \overline{A} + \overline{B}$$



#### Ví dụ 2-2

3-11 Cho mạch logic và giản đồ xung sau hình 3-31. Hãy vẽ hàm ra F.





#### Ví dụ 2-2

 $F = ABC + B\overline{C}$ 

Từ đó, lập được bảng trạng thái sau:

| A | В | С | F |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 1 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |

Bảng trạng thái bài 3-11.



Hình 3-32. Giản đồ xung



3-14

## BÀI GIẢNG ĐIỆN TỬ SỐ

#### Ví dụ 2-3

Cho giản đồ xung hình 3-34:

- a) Viết biểu thức hàm F theo dạng chuẩn minterm và Maxterm.
- b) Rút gọn hàm F và vẽ mạch thực hiện chỉ dùng cổng NAND 2 lối vào



#### Hình 3-34. Giản đồ xung bài 3-14

#### Bảng trạng thái

| D | С | В | Α | F     |
|---|---|---|---|-------|
| 0 | 0 | 0 | 0 | 1     |
| 0 | 0 | 0 | 1 | 1     |
| 0 | 0 | 1 | 0 | 1     |
| 0 | 0 | 1 | 1 | 1     |
| 0 | 1 | 0 | 0 | 1     |
| 0 | 1 | 0 | 1 | 1     |
| 0 | 1 | 1 | 0 | 0     |
| 0 | 1 | 1 | 1 | 1     |
| 1 | 0 | 0 | 0 | 1     |
| 1 | 0 | 0 | 1 | 0     |
| 1 | 0 | 1 | 0 | 1     |
| 1 | 0 | 1 | 1 | 0     |
| 1 | 1 | 0 | 0 | 0     |
| 1 | 1 | 0 | 1 | 0 0 0 |
| 1 | 1 | 1 | 0 | 0     |
| 1 | 1 | 1 | 1 | 0     |



a) Từ bảng trạng thái, viết biểu thức theo dạng chuẩn minterm và Maxterm

#### Bảng trạng thái

$$F_{\text{Maxterm}} = (A + \overline{B} + \overline{C} + D)(\overline{A} + B + C + \overline{D})(\overline{A} + B + \overline{C} + \overline{D})(\overline{A} + \overline{B} + C + D)(\overline{A} + \overline{B} + C + \overline{D})x$$

| D | О | В | Α | F   |
|---|---|---|---|-----|
| 0 | 0 | 0 | 0 | 1   |
| 0 | 0 | 0 | 1 | 1   |
| 0 | 0 | 1 | 0 | 1   |
| 0 | 0 | 1 | 1 | 1   |
| 0 | 1 | 0 | 0 | 1   |
| ٥ | 1 | ٥ | 1 | - 1 |





$$F = \overline{A} \, \overline{\overline{C}} + \overline{A} \overline{D} + \overline{B} \, \overline{\overline{D}} = \overline{A} (\overline{C} + \overline{D}) + \overline{B} \, \overline{\overline{D}} = \overline{A} (\overline{\overline{C}} + \overline{D}) + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{B} \, \overline{\overline{D}} = \overline{A} \, \overline{C} \, \overline{\overline{D}} + \overline{A} \, \overline{C} \, \overline{D} + \overline{A} \, \overline{C} \,$$



0

10

Giảng viên: TS. Nguyễn Trung Hiếu Bộ môn: Điện tử máy tính - Khoa KTĐT1 0



#### Chương 3 – MẠCH LOGIC TỔ HỢP

- 3.1. Khái niệm chung
- 3.2. Phân tích mạch logic tổ hợp
- 3.3. Thiết kế mạch logic tổ hợp
- 3.4. Mạch mã hóa giải mã
- 3.5. Mạch hợp kênh phân kênh
- 3.6. Mạch số học
- 3.7. Mạch so sánh
- 3.8. Mạch tạo/ kiểm tra chẵn lẻ
- 3.9. Mạch tạo/ kiểm tra mã Hamming



### Thiết kế mạch logic tổ hợp

- Thiết kế mạch logic tổ hợp là bài toán từ yêu cầu (chức năng, dạng sóng, tính năng kỹ thuật, ...) xây dựng sơ đồ mạch thực hiện (ngược với bài toán phân tích).
- ➤Phương pháp:





#### Chương 3 – MẠCH LOGIC TỔ HỢP

- 3.1. Khái niệm chung
- 3.2. Phân tích mạch logic tổ hợp
- 3.3. Thiết kế mạch logic tổ hợp
- 3.4. Mạch mã hóa giải mã
- 3.5. Mạch hợp kênh phân kênh
- 3.6. Mạch số học
- 3.7. Mạch so sánh
- 3.8. Mạch tạo/ kiểm tra chẵn lẻ
- 3.9. Mạch tạo/ kiểm tra mã Hamming



#### 3.4.1. Mạch mã hóa – Khái niệm

- Mã hóa: là dùng văn tự, ký hiệu (hay mã) để biểu thị một đối tượng nào đó (tin tức).
- Mục đích: để tin tức truyền đi tốt hơn, cải thiện một số đặc tính như: độ tin cậy, tốc độ truyền tin, dung lượng kênh, tính bảo mật, ...
- Bộ mã hóa: thực hiện nhiệm vụ mã hóa. Một số bộ mã hóa:
  - Bộ mã hóa nhị phân
  - Bộ mã hóa BCD
  - Bộ mã hóa ưu tiên

. . .



#### 3.4.1. Mạch mã hóa: Mã hóa thập phân – nhị phân (1)

- Chức năng: mã hóa từ dạng thập phân đầu vào thành dạng nhị phân đầu ra.
- ightharpoonup Bộ mã hóa N tín hiệu thập phân đầu vào có số bit đầu ra n thỏa mãn:  $N \le 2^n$
- Sơ đồ khối tổng quát:





#### 3.4.1. Mạch mã hóa: Mã hóa thập phân – nhị phân (2)

- Bài toán: Thiết kế mạch mã hóa thập phân – nhị phân 2 bit.
- > Sơ đồ khối:



Bảng trạng thái:

| D0 | D1 | <b>D2</b> | <b>D3</b> | A1 | A0 |
|----|----|-----------|-----------|----|----|
| 1  | 0  | 0         | 0         | 0  | 0  |
| 0  | 1  | 0         | 0         | 0  | 1  |
| 0  | 0  | 1         | 0         | 1  | 0  |
| 0  | 0  | 0         | 1         | 1  | 1  |



#### 3.4.1. Mạch mã hóa: Mã hóa thập phân – nhị phân (3)

Biểu thức hàm ra:

Mạch điện:





#### 3.4.1. Mạch mã hóa: Mã hóa thập phân – NBCD (1)

- Chức năng: Mã hóa 10 ký hiệu thập phân bằng 4 bit nhị phân.
- Sơ đồ khối:



- ➤ Bảng trạng thái:
- ≻Biểu thức hàm ra:

$$A = 8 + 9 = \Sigma (8,9)$$

$$B = 4 + 5 + 6 + 7 = \Sigma (4,5,6,7)$$

$$C = 2 + 3 + 6 + 7 = \Sigma (2,3,6,7)$$

$$D = 1 + 3 + 5 + 7 + 9 = \Sigma (1,3,5,7,9)$$

| Vào<br>thập<br>phân | Ra BCD<br>8 4 2 1<br>A B C D |
|---------------------|------------------------------|
| 1                   | 0 0 0 1                      |
| 2                   | 0 0 1 0                      |
| 3                   | 0 0 1 1                      |
| 4                   | 0 1 0 0                      |
| 5                   | 0 1 0 1                      |
| 6                   | 0 1 1 0                      |
| 7                   | 0 1 1 1                      |
| 8                   | 1 0 0 0                      |
| 9                   | 1 0 0 1                      |



#### 3.4.1. Mạch mã hóa: Mã hóa thập phân – NBCD (2)

► Mạch điện (dạng ma trận OR): ► Mạch điện (dạng ma trận AND):







#### 3.4.1. Mạch mã hóa: Mã hóa ưu tiên TP – NBCD (1)

- ➤Khi có nhiều đầu vào tác động đồng thời, chỉ mã hoá tín hiệu vào có mức ưu tiên cao nhất. Mức ưu tiên do người thiết kế mạch xác định.
- ➤ Sơ đồ khối:



≻Bảng trạng thái:

|   | Vào thập phân |   |   |   |   |   |   |   |   | Ra I | 3CI | D |
|---|---------------|---|---|---|---|---|---|---|---|------|-----|---|
| 1 | 2             | 3 | 4 | 5 | 6 | 7 | 8 | 9 | A | В    | C   | D |
| 0 | 0             | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0    | 0   | 0 |
| 1 | 0             | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0    | 0   | 1 |
| X | 1             | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0    | 1   | 0 |
| X | X             | 1 | 0 |   |   |   |   |   | 0 | 0    | 1   | 1 |
|   |               |   | 1 |   |   |   |   |   | 0 | 1    | 0   | 0 |
|   |               |   |   | 1 |   |   |   |   | 0 | 1    | 0   | 1 |
|   |               |   |   |   | 1 |   |   |   | 0 | 1    | 1   | 0 |
|   |               |   |   |   |   | 1 |   |   | 0 | 1    | 1   | 1 |
|   |               |   |   |   |   |   | 1 |   | 1 | 0    | 0   | 0 |
|   |               |   |   |   |   |   |   | 1 | 1 | 0    | 0   | 1 |



#### 3.4.1. Mạch mã hóa: Mã hóa ưu tiên TP – NBCD (2)

#### ≻Biểu thức:

$$D = \text{``1''} \text{ n\'eu} \begin{cases} L9 = \text{``1''} \\ L7 = \text{``1''} \text{ v\`a} & L8 \text{ b\`ang ``0''} \\ L5 = \text{``1''} \text{ v\`a} & L6,8 \text{ b\`ang ``0''} \\ L3 = \text{``1''} \text{ v\`a} & L4,6,8 \text{ b\`ang ``0''} \\ L1 = \text{``1''} \text{ v\`a} & L2,4,6,8 \text{ b\`ang ``0''} \end{cases}$$

$$\Rightarrow D = 1.\overline{2}.\overline{4}.\overline{6}.\overline{8} + 3.\overline{4}.\overline{6}.\overline{8} + 5.\overline{6}.\overline{8} + 7.\overline{8} + 9$$

$$C = 2.\overline{4}.\overline{5}.\overline{8}.\overline{9} + 3.\overline{4}.\overline{5}.\overline{8}.\overline{9} + 6.\overline{8}.\overline{9} + 7.\overline{8}.\overline{9}$$

$$B = 4.\overline{8}.\overline{9} + 5.\overline{8}.\overline{9} + 6.\overline{8}.\overline{9} + 7.\overline{8}.\overline{9}$$

$$A = 8 + 9$$



#### 3.4.2. Mạch biến mã (1)

- ▶ Bài toán: Thiết kế mạch biến mã từ nhị phân 3 bit sang Gray.
- ➤Sơ đồ khối:

- ➤ Bảng trạng thái:
- ≻Biểu thức:

$$G_0 = \sum (1,2,5,6)$$

$$G_1 = \sum (2,3,4,5)$$

$$G_2 = \sum (4,5,6,7)$$

| <b>B2</b> | <b>B</b> 1 | <b>B0</b> | G2 | G1 | G0 |
|-----------|------------|-----------|----|----|----|
| 0         | 0          | 0         | 0  | 0  | 0  |
| 0         | 0          | 1         | 0  | 0  | 1  |
| 0         | 1          | 0         | 0  | 1  | 1  |
| 0         | 1          | 1         | 0  | 1  | 0  |
| 1         | 0          | 0         | 1  | 1  | 0  |
| 1         | 0          | 1         | 1  | 1  | 1  |
| 1         | 1          | 0         | 1  | 0  | 1  |
| 1         | 1          | 1         | 1  | 0  | 0  |



### 3.4.2. Mạch biến mã (2)

$$ightharpoonup$$
 Rút gọn:  $G_0 = \sum (1,2,5,6)$ ;  $G_1 = \sum (2,3,4,5)$ ;  $G_2 = \sum (4,5,6,7)$ 











#### 3.4.3. Mạch giải mã – Khái niệm

- Giải mã: là quá trình ngược lại của mã hóa, chuyển từ dạng mã sang tin tức.
- ➤ Bộ giải mã: thực hiện nhiệm vụ giải mã.
- ➤ Một số bộ giải mã:
  - Mạch giải mã BCD 7 đoạn
  - Mạch giải mã nhị phân

. . .



#### 3.4.3. Mạch giải mã: BCD -> LED 7 đoạn (1)

- ➤ Dụng cụ 7 đoạn:
- Dùng để hiển thị chữ số của một hệ đếm bất kỳ.
- Cấu tạo: gồm 7 đoạn làm bằng vật liệu có khả năng phát sáng (LED, LCD,...).
- Có hai loại LED 7 đoạn: Anode chung và Kathode chung.









#### 3.4.3. Mạch giải mã: BCD -> LED 7 đoạn (2)





- ➤ Bảng trạng thái: (A chung)
- ≻Biểu thức:

$$a = \sum (1,4)$$

$$b = \sum (5,6)$$

$$c = \sum (2)$$

$$d = \sum (1,4,7)$$

$$e = \sum (1,3,4,5,7,9)$$

$$f = \sum (1,2,3,7)$$

$$g = \sum (0,1,7)$$

|   | A | В | C | D | a | b | c | d | e | f | g |
|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 1 |
| 1 | 0 | 0 | 0 | 1 | 1 | 0 | 0 | 1 | 1 | 1 | 1 |
| 2 | 0 | 0 | 1 | 0 | 0 | 0 | 1 | 0 | 0 | 1 | 0 |
| 3 | 0 | 0 | 1 | 1 | 0 | 0 | 0 | 0 | 1 | 1 | 0 |
| 4 | 0 | 1 | 0 | 0 | 1 | 0 | 0 | 1 | 1 | 0 | 0 |
| 5 | 0 | 1 | 0 | 1 | 0 | 1 | 0 | 0 | 1 | 0 | 0 |
| 6 | 0 | 1 | 1 | 0 | 0 | 1 | 0 | 0 | 0 | 0 | 0 |
| 7 | 0 | 1 | 1 | 1 | 0 | 0 | 0 | 1 | 1 | 1 | 1 |
| 8 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
| 9 | 1 | 0 | 0 | 1 | 0 | 0 | 0 | 0 | 1 | 0 | 0 |



#### 3.4.3. Mạch giải mã: BCD -> LED 7 đoạn (3)

➤ IC giải mã 7 đoạn:

TTL: A chung: 7447, 74247 (đầu ra ở mức tích cực thấp)

K chung: 7448 (đầu ra ở mức tích cực cao)

CMOS: 4511





#### 3.4.3. Mạch giải mã: Mạch giải mã nhị phân (1)

- > Chức năng: giải mã từ dạng nhị phân đầu vào thành dạng thập phân đầu ra.
- Lựa chọn duy nhất một đầu ra ứng với một tổ hợp nhị phân đầu vào.
- Mức tích cực cao: đầu ra được chọn bằng '1', các đầu ra còn lại bằng '0'.
- Mức tích cực thấp: đầu ra được chọn bằng '0', các đầu ra còn lại bằng '1'.
- $\triangleright$  Bộ giải mã nhị phân n đầu vào có số đầu ra:  $N=2^n$



#### 3.4.3. Mạch giải mã: Mạch giải mã nhị phân (2)

- ▶ Bài toán 1: Thiết kế mạch giải mã nhị phân 2 vào – 4 ra.
- ➤Sơ đồ khối:
- Bảng trạng thái:



#### ≻Biểu thức:

$$D_0 = \overline{A_1}.\overline{A_0}$$

$$D_1 = \overline{A_1}.A_0$$

$$D_2 = A_1.\overline{A_0}$$

$$D_3 = A_1.A_0$$

| <b>A</b> 1 | <b>A0</b> | <b>D</b> 0 | D1 | <b>D2</b> | <b>D3</b> |
|------------|-----------|------------|----|-----------|-----------|
| 0          | 0         | 1          | 0  | 0         | 0         |
| 0          | 1         | 0          | 1  | 0         | 0         |
| 1          | 0         | 0          | 0  | 1         | 0         |
| 1          | 1         | 0          | 0  | 0         | 1         |



#### 3.4.3. Mạch giải mã: Mạch giải mã nhị phân (3)

- ≻Mạch điện:
- ➤ IC thực tế: 74154







#### 3.4.3. Mạch giải mã: Mạch giải mã nhị phân (4)

Mở rộng dung lượng mạch giải mã nhị phân: Sử dụng IC 74154 thực hiện bộ giải mã nhị phân 5 lối vào địa chỉ.

Sơ đồ khối:





### 3.4.3. Mạch giải mã: Mạch giải mã nhị phân (5)

- ➤ Bài toán 2: Cho mạch điện có BTT sau, nêu chức năng của mạch:
- Sơ đồ khối:



- Biểu thức hàm ra:
- Chức năng:

| E | <b>A1</b> | A0 | Y0 | <b>Y</b> 1 | <b>Y2</b> | <b>Y3</b> |
|---|-----------|----|----|------------|-----------|-----------|
| 1 | X         | X  | 1  | 1          | 1         | 1         |
| 0 | 0         | 0  | 0  | 1          | 1         | 1         |
| 0 | 0         | 1  | 1  | 0          | 1         | 1         |
| 0 | 1         | 0  | 1  | 1          | 0         | 1         |
| 0 | 1         | 1  | 1  | 1          | 1         | 0         |

$$Y_{0} = \overline{\overline{E}.\overline{A_{1}}.\overline{A_{0}}}$$

$$Y_{1} = \overline{\overline{E}.\overline{A_{1}}.A_{0}}$$

$$Y_{2} = \overline{\overline{E}.A_{1}.\overline{A_{0}}}$$

$$Y_{3} = \overline{\overline{E}.A_{1}.A_{0}}$$



### Chương 3 – MẠCH LOGIC TỔ HỢP

- 3.1. Khái niệm chung
- 3.2. Phân tích mạch logic tổ hợp
- 3.3. Thiết kế mạch logic tổ hợp
- 3.4. Mạch mã hóa giải mã
- 3.5. Mạch hợp kênh phân kênh
- 3.6. Mạch số học
- 3.7. Mạch so sánh
- 3.8. Mạch tạo/ kiểm tra chẵn lẻ
- 3.9. Mạch tạo/ kiểm tra mã Hamming



#### Mạch hợp kênh – phân kênh – Khái niệm

- Hợp kênh (ghép kênh): ghép nhiều kênh dữ liệu ở đầu vào thành một kênh duy nhất ở đầu ra.
- Mỗi kênh dữ liệu đầu vào có một địa chỉ xác định.
- Việc lựa chọn ghép kênh dữ liệu nào tới đầu ra phụ thuộc vào địa chỉ được chọn.
- Phân kênh (tách kênh): tách từ một kênh dữ liệu đầu vào thành nhiều kênh ở đầu ra (ngược của quá trình hợp kênh).



(a). Bộ hợp kênh (MUX)

(b). Bộ phân kênh (DEMUX)



#### 3.5.1. Mạch hợp kênh – MUX (1)

- ➤ Chức năng: lựa chọn nối một đầu vào dữ liệu tới đầu ra.
- Sơ đồ khối:
- Gồm: 2<sup>n</sup> lối vào dữ liệu, n lối vào địa chỉ,
  1 lối vào chọn mạch E và 1 lối ra.
- Tuỳ theo giá trị của n lối vào địa chỉ mà lối ra sẽ bằng một trong những giá trị ở lối vào (D<sub>i</sub>).
- Nếu giá trị thập phân của n lối vào địa
   chỉ bằng j thì Y = D<sub>i.</sub>





#### 3.5.1. Mạch hợp kênh – MUX (2)

- ➤ Bài toán: Thiết kế MUX 2 lối vào địa chỉ, một lối vào điều khiển mức tích cực cao.
- ≻Sơ đồ khối:



| E | <b>A1</b> | A0 | Y  |
|---|-----------|----|----|
| 0 | X         | X  | 0  |
| 1 | 0         | 0  | D0 |
| 1 | 0         | 1  | D1 |
| 1 | 1         | 0  | D2 |
| 1 | 1         | 1  | D3 |

- ➤ Bảng trạng thái:
- ≻Biểu thức:

$$Y = E.(\overline{A_1}.\overline{A_0}.D_0 + \overline{A_1}.A_0.D_1 + A_1.\overline{A_0}.D_2 + A_1.A_0.D_3)$$



#### 3.5.1. Mạch hợp kênh – MUX (3)

- ➤ Mạch điện:
- ▶ IC thực tế: 74151







#### 3.5.1. Mạch hợp kênh – MUX (4)

Mở rộng dung lượng bộ hợp kênh: Sử dụng IC 74151 thực hiện MUX 16 vào – 1 ra.





#### 3.5.1. Mạch hợp kênh – MUX (5)

Mở rộng dung lượng bộ hợp kênh: Sử dụng IC 74151 thực hiện MUX 64 vào – 1 ra.





#### 3.5.2. Mạch phân kênh – DEMUX (1)

- ➤ Chức năng: lựa chọn nối một đầu ra với đầu vào dữ liệu.
- Sơ đồ khối:
- Gồm: 1 lối vào dữ liệu D, n lối vào địa chỉ, 1 lối vào chọn mạch E và 2<sup>n</sup> lối ra.
- Tuỳ theo giá trị của n lối vào địa chỉ mà một trong số các lối ra sẽ bằng giá trị ở lối vào (D).
- Nếu giá trị thập phân của n lối vào địa
   chỉ bằng j thì Y<sub>i</sub> = D<sub>.</sub>





#### 3.5.2. Mạch phân kênh – DEMUX (2)

- ➤ Bài toán: Thiết kế DEMUX hai lối vào địa chỉ, một lối vào điều khiển mức tích cực cao.
- ➤Sơ đồ khối:



≻Biểu thức:

$$Y_0 = E.\overline{A_1}.\overline{A_0}.D$$

$$Y_1 = E.\overline{A_1}.A_0.D$$

$$Y_2 = E.A_1.A_0.D$$

$$Y_3 = E.A_1.A_0.D$$

#### Bảng trạng thái:

| E | A1 | A0 | Y0 | <b>Y</b> 1 | <b>Y2</b> | <b>Y3</b> |
|---|----|----|----|------------|-----------|-----------|
| 0 | X  | X  | 0  | 0          | 0         | 0         |
| 1 | 0  | 0  | D  | 0          | 0         | 0         |
| 1 | 0  | 1  | 0  | D          | 0         | 0         |
| 1 | 1  | 0  | 0  | 0          | D         | 0         |
| 1 | 1  | 1  | 0  | 0          | 0         | D         |

Giảng viên: TS. Nguyễn Trung Hiếu

Bộ môn: Điện tử máy tính - Khoa KTĐT1



### 3.5.2. Mạch phân kênh – DEMUX (3)





#### 3.5.2. Mạch phân kênh – DEMUX (4)

➤ Mở rộng dung lượng bộ phân kênh: Sử dụng IC 74138 thực hiện DEMUX 1 vào – 16 ra.





### 3.5.3. Mạch hợp kênh - phân kênh hỗn hợp

≻Sơ đồ:



Giảng viên: TS. Nguyễn Trung Hiếu

Bộ môn: Điện tử máy tính - Khoa KTĐT1



### 3.5.4. Một số ứng dụng của bộ hợp kênh – phân kênh (1)

- Chuyển đổi luồng dữ liệu từ nối tiếp sang song song và ngược lại.
  - Từ nối tiếp sang song song: 1 đầu vào nhiều đầu ra, sử dụng IC phân kênh.
  - Từ song song sang nối tiếp: nhiều đầu vào 1 đầu ra, sử dụng IC hợp kênh.



### 3.5.4. Một số ứng dụng của bộ hợp kênh – phân kênh (2)

- Tạo dãy nhị phân tuần hoàn: sử dụng MUX để tạo dãy nhị phân tuần hoàn.
- Thay đổi tính chất của dãy:
  - Thay đổi giá trị đầu vào dữ liệu MUX.
  - Thay đổi tần số bộ đếm.





### 3.5.4. Một số ứng dụng của bộ hợp kênh – phân kênh (3)

- Tạo hàm logic: sử dụng bộ hợp kênh hoặc bộ giải mã địa chỉ có thể thực hiện được các hàm logic.
- > Ví dụ: Thực hiện hàm logic sau  $f(A,B,C) = \sum (2,3,5,6)$ sử dụng:
  - a. Bộ giải mã địa chỉ (Decoder)
  - b. Bộ hợp kênh 3 lối vào địa chỉ (Mux 8 1)
  - c. Bộ hợp kênh 2 lối vào địa chỉ (Mux 4 1)



#### 3.5.4. (4) – Ví dụ: Tạo hàm logic

> Bảng trạng thái hàm f:  $f(A,B,C) = \sum (2,3,5,6)$ 

| A | В | C | f |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 1 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 0 |



### 3.5.4. (5) – Ví dụ: a. Sử dụng Decoder

- A, B, C là 3 đầu vào của Decoder.
- Bảng trạng thái:

| A | В | C | f | Decoder<br>3 - 8 |
|---|---|---|---|------------------|
| 0 | 0 | 0 | 0 | D0 = 1           |
| 0 | 0 | 1 | 0 | D1 = 1           |
| 0 | 1 | 0 | 1 | D2 = 1           |
| 0 | 1 | 1 | 1 | D3 = 1           |
| 1 | 0 | 0 | 0 | D4 = 1           |
| 1 | 0 | 1 | 1 | D5 = 1           |
| 1 | 1 | 0 | 1 | D6 = 1           |
| 1 | 1 | 1 | 0 | D7 = 1           |

$$\Rightarrow$$
 f(A,B,C)=D<sub>2</sub>+D<sub>3</sub>+D<sub>5</sub>+D<sub>6</sub>



#### 3.5.4. (6) – Ví dụ: a. Sử dụng Decoder

$$f(A,B,C) = D_2 + D_3 + D_5 + D_6$$

> Sơ đồ khối:





#### 3.5.4. (7) – Ví dụ: b. Sử dụng Mux 8 - 1

- A, B, C là 3 đầu vào địa chỉ của Mux.
- Bảng trạng thái:

| A | В | C | f = Y | Mux 8 - 1 |
|---|---|---|-------|-----------|
| 0 | 0 | 0 | 0     | Y = D0    |
| 0 | 0 | 1 | 0     | Y = D1    |
| 0 | 1 | 0 | 1     | Y = D2    |
| 0 | 1 | 1 | 1     | Y = D3    |
| 1 | 0 | 0 | 0     | Y = D4    |
| 1 | 0 | 1 | 1     | Y = D5    |
| 1 | 1 | 0 | 1     | Y = D6    |
| 1 | 1 | 1 | 0     | Y = D7    |



#### 3.5.4. (8) – Ví dụ: b. Sử dụng Mux 8 - 1

> Sơ đồ khối:

$$D0 = 0$$

$$D1 = 0$$

$$D2 = 1$$

$$D3 = 1$$

$$D4 = 0$$

$$D5 = 1$$

$$D6 = 1$$

$$D7 = 0$$





### 3.5.4. (9) – Ví dụ: c. Sử dụng Mux 4 - 1

- Chọn A, B là 2 đầu vào địa chỉ của Mux.
- C là đầu vào dữ liệu.
- Bảng trạng thái:

| A | В | C | $\mathbf{f} = \mathbf{Y}$ | Mux 4 - 1                           |
|---|---|---|---------------------------|-------------------------------------|
| 0 | 0 | 0 | 0                         | Y = D0                              |
| 0 | 0 | 1 | 0                         | I = D0                              |
| 0 | 1 | 0 | 1                         | Y = D1                              |
| 0 | 1 | 1 | 1                         | $\mathbf{I} = \mathbf{D}\mathbf{I}$ |
| 1 | 0 | 0 | 0                         | V D2                                |
| 1 | 0 | 1 | 1                         | Y = D2                              |
| 1 | 1 | 0 | 1                         | V D2                                |
| 1 | 1 | 1 | 0                         | Y = D3                              |



#### 3.5.4. (10) – Ví dụ: c. Sử dụng Mux 4 - 1

> Sơ đồ khối:

$$D_0 = 0$$

$$D_1 = 1$$

$$D_2 = C$$

$$D_3 = \overline{C}$$





### Chương 3 – MẠCH LOGIC TỔ HỢP

- 3.1. Khái niệm chung
- 3.2. Phân tích mạch logic tổ hợp
- 3.3. Thiết kế mạch logic tổ hợp
- 3.4. Mạch mã hóa giải mã
- 3.5. Mạch hợp kênh phân kênh
- 3.6. Mạch số học
- 3.7. Mạch so sánh
- 3.8. Mạch tạo/ kiểm tra chẵn lẻ
- 3.9. Mạch tạo/ kiểm tra mã Hamming



### 3.6.1. Mạch tổng (1) – Mạch bán tổng

≻Sơ đồ khối:



►Bảng trạng thái:

| a0 | <b>b</b> 0 | S0 | C0 |
|----|------------|----|----|
| 0  | 0          | 0  | 0  |
| 0  | 1          | 1  | 0  |
| 1  | 0          | 1  | 0  |
| 1  | 1          | 0  | 1  |



### 3.6.1. Mạch tổng (2) – Mạch bán tổng

> Biểu thức:

$$S_0 = a_0 \oplus b_0$$
$$C_0 = a_0.b_0$$

Mạch điện:





### 3.6.1. Mạch tổng (3) – Mạch tổng toàn phần

➤ Sơ đồ khối:



➤ Bảng trạng thái:

| C <sub>in</sub> | a <sub>i</sub> | b <sub>i</sub> | S <sub>i</sub> | C <sub>out</sub> |
|-----------------|----------------|----------------|----------------|------------------|
| 0               | 0              | 0              | 0              | 0                |
| 0               | 0              | 1              | 1              | 0                |
| 0               | 1              | 0              | 1              | 0                |
| 0               | 1              | 1              | 0              | 1                |
| 1               | 0              | 0              | 1              | 0                |
| 1               | 0              | 1              | 0              | 1                |
| 1               | 1              | 0              | 0              | 1                |
| 1               | 1              | 1              | 1              | 1                |



### 3.6.1. Mạch tổng (4) – Mạch tổng toàn phần

#### ≻Biểu thức:

$$\begin{split} S_{_{i}} &= \overline{a_{_{i}}}b_{_{i}}\overline{C_{_{in}}} + a_{_{i}}\overline{b_{_{i}}}\overline{C_{_{in}}} + \overline{a_{_{i}}}\overline{b_{_{i}}}C_{_{in}} + a_{_{i}}b_{_{i}}C_{_{in}} = a_{_{i}} \oplus b_{_{i}} \oplus C_{_{in}} \\ C_{_{out}} &= a_{_{i}}b_{_{i}}\overline{C_{_{in}}} + \overline{a_{_{i}}}b_{_{i}}C_{_{in}} + a_{_{i}}\overline{b_{_{i}}}C_{_{in}} + a_{_{i}}b_{_{i}}C_{_{in}} = a_{_{i}}b_{_{i}} + \left(a_{_{i}} \oplus b_{_{i}}\right)C_{_{in}} \end{split}$$

#### ≻Mạch điện:





### 3.6.1. Mạch tống (5) – Mạch cộng nhị phân song song

≻Sơ đồ khối:



➤ IC thực tế: 7483, 7483A



Giảng viên: TS. Nguyễn Trung Hiếu

Bộ môn: Điện tử máy tính - Khoa KTĐT1



### 3.6.1. Mạch tổng (6) – Mạch cộng nhớ nhanh

#### ▶ Bộ cộng FA một bit:

$$C_i = (A_i \oplus B_i)C_{i-1} + A_iB_i$$
;  $S_i = A_i \oplus B_i \oplus C_{i-1}$ 

Đặt: 
$$A_i \oplus B_i = P_i$$
 và  $A_i.B_i = G_i$ 

Ta có: 
$$C_i = P_i C_{i-1} + G_i$$
;  $S_i = P_i \oplus C_{i-1}$ 

#### ▶ Bộ cộng FA 4 bit:

$$C_0 = P_0 C_{-1} + G_0$$

$$C_1 = P_1C_0 + G_1 = P_1P_0C_{-1} + P_1G_0 + G_1$$

$$C_2 = P_2C_1 + G_2 = P_2P_1P_0C_{-1} + P_2P_1G_0 + P_2G_1 + G_2$$

$$C_3 = P_3C_2 + G_3 = P_3P_2P_1P_0C_{-1} + P_3P_2P_1G_0 + P_3P_2G_1 + P_3G_2 + G_3 \quad S_3 = P_3 \oplus C_2$$

$$S_0 = P_0 \oplus C_{-1}$$

$$\mathbf{S}_0 - \mathbf{I}_0 \cup \mathbf{C}_{-1}$$

$$S_1 = P_1 \oplus C_0$$

$$; S_2 = P_2 \oplus C_1$$

$$S_3 = P_3 \oplus C_2$$



### 3.6.1. Mạch tổng (7) – Mạch cộng nhớ nhanh





#### 3.6.2. Mạch hiệu (1) – Mạch bán hiệu

➤ Sơ đồ khối:



≻Bảng trạng thái:

| a0 | <b>b</b> 0 | <b>D</b> 0 | <b>B0</b> |
|----|------------|------------|-----------|
| 0  | 0          | 0          | 0         |
| 0  | 1          | 1          | 1         |
| 1  | 0          | 1          | 0         |
| 1  | 1          | 0          | 0         |



### 3.6.2. Mạch hiệu (2) – Mạch bán hiệu

#### ≻Biểu thức:

$$D_0 = a_0 \oplus b_0$$
$$B_0 = \overline{a_0}b_0$$



≻Mạch điện:





### 3.6.2. Mạch hiệu (3) – Mạch hiệu toàn phần

➤ Sơ đồ khối:



► Bảng trạng thái:

| a <sub>i</sub> | b <sub>i</sub> | B <sub>in</sub> | D <sub>i</sub> | B <sub>out</sub> |
|----------------|----------------|-----------------|----------------|------------------|
| 0              | 0              | 0               | 0              | 0                |
| 0              | 0              | 1               | 1              | 1                |
| 0              | 1              | 0               | 1              | 1                |
| 0              | 1              | 1               | 0              | 1                |
| 1              | 0              | 0               | 1              | 0                |
| 1              | 0              | 1               | 0              | 0                |
| 1              | 1              | 0               | 0              | 0                |
| 1              | 1              | 1               | 1              | 1                |



### 3.6.2. Mạch hiệu (4) – Mạch hiệu toàn phần

≻Biểu thức:

$$D_{i} = a_{i} \oplus b_{i} \oplus B_{in}$$

$$B_{out} = \overline{a_{i}}b_{i} + \overline{(a_{i} \oplus b_{i})}B_{in}$$

≻Mạch điện:





### 3.6.3. Mạch cộng trừ theo phương pháp bù (1) – bù 1

≽Sơ đồ:

≻Hoạt động:





### 3.6.3. Mạch cộng trừ theo phương pháp bù (2) – bù 2

≻Sơ đồ:

≻Hoạt động:





### 3.6.4. Mạch cộng số NBCD (1)

- Trường hợp không phải hiệu chỉnh: Khi kết quả của nhóm đề các tương ứng S ≤ 9 thì kết quả này là chuẩn BCD.
- Hai trường hợp phải hiệu chỉnh: Khi kết quả của nhóm đề các cùng cấp vượt quá giá trị của số NBCD.
  - Khi 9 < S ≤ 15: không có nhớ sang cột tiếp theo.
  - Hiệu chỉnh bằng cách lấy kết quả trừ đi 10 thập phân (1010) hay cộng với bù 2 của 10 (0110), được kết quả đúng và nhớ 1 lên đề các kế tiếp.
  - Khi 15 < S <19: có nhớ lên cột tiếp theo.
  - Hiệu chỉnh bằng cách trừ đi 10 hay cộng với bù 2 của 10 (0110) và nhớ 1 lên đề các kế tiếp.



### 3.6.4. Mạch cộng số NBCD (2)

- > Tìm hàm hiệu chỉnh:
  - Khi 9 < S ≤ 15:

$$F = S_3S_2 + S_3S_1$$

- Khi 15 < S <19: có nhớ.
- Hàm hiệu chỉnh chung:

$$F = C_{out} + S_3S_2 + S_3S_1$$





### 3.6.4. Mạch cộng số NBCD (3)



Giảng viên: TS. Nguyễn Trung Hiếu

Bộ môn: Điện tử máy tính - Khoa KTĐT1



### 3.6.5. Mạch nhân số nhị phân (1) – Dùng mạch tổ hợp

$$A_3A_2A_1A_0 \times B_1B_0 = (A_3A_2A_1A_0 \times B_0) + (A_3A_2A_1A_0 \times B_1 \times 2)$$





### 3.6.5. Mạch nhân số nhị phân (2) – Dùng mạch tuần tự

- Gồm có các thanh ghi dịch.
  - Thanh ghi chính: ghi cố định số bị nhân.
  - Thanh ghi phụ: chứa các kết quả trung gian trong quá trình thực hiện phép nhân.
- ➤ Tại thời điểm ban đầu tất cả các thanh ghi dịch đều bị xóa về 0.
- Sử dụng bộ cộng nhị phân 4 bit và một mạch điều khiển quá trình dịch, cộng.
- Quá trình nhân sẽ dừng lại ở số lần dịch là (n+1) với n là số bit của số nhân.
- Khi kết thúc quá trình nhân thì các thanh ghi làm bộ chứa sẽ chứa kết quả phép nhân.



### 3.6.5. Mạch nhân số nhị phân (3) – Dùng mạch tuần tự



Giảng viên: TS. Nguyễn Trung Hiếu

Bộ môn: Điện tử máy tính - Khoa KTĐT1



### Chương 3 – MẠCH LOGIC TỔ HỢP

- 3.1. Khái niệm chung
- 3.2. Phân tích mạch logic tổ hợp
- 3.3. Thiết kế mạch logic tổ hợp
- 3.4. Mạch mã hóa giải mã
- 3.5. Mạch hợp kênh phân kênh
- 3.6. Mạch số học
- 3.7. Mạch so sánh
- 3.8. Mạch tạo/ kiểm tra chẵn lẻ
- 3.9. Mạch tạo/ kiểm tra mã Hamming



### 3.7.1. Bộ so sánh bằng nhau

- ▶Bộ so sánh bằng nhau 1 bit:
- -Bảng trạng thái:

|               | . Z | 4.1  | ,    |    |
|---------------|-----|------|------|----|
| _ <b>K</b>    | iểu | ı th | ט וו | •  |
| $^{-}$ $\cup$ |     | L    | u    | ı. |

$$g_i = \overline{a_i} \overline{b_i} + a_i b_i = \overline{a_i \oplus b_i}$$

-Mạch điện:

$$a_i$$
  $b_i$   $g_i$ 

>Bộ so sánh bằng nhau 4 bit: 
$$A = a_3 a_2 a_1 a_0 \text{ với } B = b_3 b_2 b_1 b_0 \qquad A = B \Leftrightarrow \begin{cases} a_3 = b_3 \\ a_2 = b_2 \\ a_1 = b_1 \\ a_0 = b_0 \end{cases}$$



#### 3.7.2. Bộ so sánh 1 bit

➤Sơ đồ khối:



- ➤ Bảng trạng thái:
- ≻Biểu thức:

$$f_{<} = \overline{a_{i}} \cdot b_{i}$$

$$f_{=} = \overline{a_{i} \oplus b_{i}}$$

$$f_{>} = \overline{a_{i} \cdot \overline{b_{i}}}$$

≻Mạch điện:

| $\mathbf{a_i}$ | $\mathbf{b_i}$ | $\mathbf{f}_{<}$ | $\mathbf{f}_{=}$ | <b>f</b> > |
|----------------|----------------|------------------|------------------|------------|
| 0              | 0              | 0                | 1                | 0          |
| 0              | 1              | 1                | 0                | 0          |
| 1              | 0              | 0                | 0                | 1          |
| 1              | 1              | 0                | 1                | 0          |





#### 3.7.3. Bộ so sánh 4 bit (1)

- So sánh hai số nhị phân 4 bit  $A = a_3 a_2 a_1 a_0$  với  $B = b_3 b_2 b_1 b_0$ .

  A>B khi:
  - $\text{ hoặc } a_3 > b_3,$
  - hoặc  $a_3 = b_3$ , và  $a_2 > b_2$ ,
  - hoặc  $a_3 = b_3$ , và  $a_2 = b_2$ , và  $a_1 > b_1$ ,
  - hoặc  $a_3 = b_3$ , và  $a_2 = b_2$ , và  $a_1 = b_1$ , và  $a_0 > b_0$ .

$$f_{>} = \underline{a_3.\overline{b_3}} + \overline{a_3 \oplus b_3}.\underline{a_2.\overline{b_2}} + \overline{a_3 \oplus b_3}.\underline{a_2 \oplus b_2}.\underline{a_1.\overline{b_1}} + \overline{a_3 \oplus b_3}.\underline{a_2 \oplus b_2}.\underline{a_1 \oplus b_1}.\underline{a_0.\overline{b_0}}$$



#### 3.7.3. Bộ so sánh 4 bit (2)

➢ IC so sánh: 7485



Mở rộng phạm vi so sánh:





### Chương 3 – MẠCH LOGIC TỔ HỢP

- 3.1. Khái niệm chung
- 3.2. Phân tích mạch logic tổ hợp
- 3.3. Thiết kế mạch logic tổ hợp
- 3.4. Mạch mã hóa giải mã
- 3.5. Mạch hợp kênh phân kênh
- 3.6. Mạch số học
- 3.7. Mach so sánh
- 3.8. Mạch tạo/ kiểm tra chẵn lẻ
- 3.9. Mạch tạo/ kiểm tra mã Hamming



#### 3.8.1. Mã chẵn lẻ

- Mã chẵn lẻ: là loại mã phát hiện lỗi thông dụng nhất.
- Thiết lập mã chẵn lẻ: thêm một bit chẵn/lẻ (parity bit) vào tổ hợp mã, sao cho:
- -Tổng số bit '1' là chẵn (mã chẵn hay tính chẵn)
- -Tổng số bit '1' là lẻ (mã lẻ hay tính lẻ)

| BCD<br>8421 | BCI<br>8421c |                | BCI<br>8421 |       |
|-------------|--------------|----------------|-------------|-------|
|             |              | P <sub>C</sub> |             | $P_L$ |
| 0000        | 0000         | 0              | 0000        | 1     |
| 0001        | 0001         | 1              | 0001        | 0     |
| 0010        | 0010         | 1              | 0010        | 0     |
| 0011        | 0011         | 0              | 0011        | 1     |
| 0100        | 0100         | 1              | 0100        | 0     |
| 0101        | 0101         | 0              | 0101        | 1     |
| 0110        | 0110         | 0              | 0110        | 1     |
| 0111        | 0111         | 1              | 0111        | 0     |
| 1000        | 1000         | 1              | 1000        | 0     |
| 1001        | 1001         | 0              | 1001        | 1     |



#### 3.8.2. Mạch tạo bit chẵn lẻ

➤Sơ đồ khối:



- ➤ Bảng trạng thái:
- ≻Biểu thức:

$$p_{e} = d_{1} \oplus d_{2} \oplus d_{3}$$

$$p_{o} = \overline{p_{e}} = \overline{d_{1} \oplus d_{2} \oplus d_{3}}$$

|                | Vào            |                | R              | la             |
|----------------|----------------|----------------|----------------|----------------|
| $\mathbf{d}_3$ | $\mathbf{d_2}$ | $\mathbf{d_1}$ | $\mathbf{p_e}$ | p <sub>o</sub> |
| 0              | 0              | 0              | 0              | 1              |
| 0              | 0              | 1              | 1              | 0              |
| 0              | 1              | 0              | 1              | 0              |
| 0              | 1              | 1              | 0              | 1              |
| 1              | 0              | 0              | 1              | 0              |
| 1              | 0              | 1              | 0              | 1              |
| 1              | 1              | 0              | 0              | 1              |
| 1              | 1              | 1              | 1              | 0              |



### 3.8.3. Mạch kiểm tra chẵn lẻ

≻Sơ đồ khối:



- ➤ Bảng trạng thái:
- ≻Biểu thức:

$$f_{o} = d_{3} \oplus d_{2} \oplus d_{1} \oplus p$$

$$f_{e} = \overline{f_{o}} = \overline{d_{3} \oplus d_{2} \oplus d_{1} \oplus p}$$

| $d_3$ | d <sub>2</sub> | d <sub>1</sub> | Р | f <sub>e</sub> | f <sub>o</sub> |
|-------|----------------|----------------|---|----------------|----------------|
| 0     | 0              | 0              | 0 | 1              | 0              |
| 0     | 0              | 0              | 1 | 0              | 1              |
| 0     | 0              | 1              | 0 | 0              | 1              |
| 0     | 0              | 1              | 1 | 1              | 0              |
| 0     | 1              | 0              | 0 | 0              | 1              |
| 0     | 1              | 0              | 1 | 1              | 0              |
| 0     | 1              | 1              | 0 | 1              | 0              |
| 0     | 1              | 1              | 1 | 0              | 1              |
| 1     | 0              | 0              | 0 | 0              | 1              |
| 1     | 0              | 0              | 1 | 1              | 0              |
| 1     | 0              | 1              | 0 | 1              | 0              |
| 1     | 0              | 1              | 1 | 0              | 1              |
| 1     | 1              | 0              | 0 | 1              | 0              |
| 1     | 1              | 0              | 1 | 0              | 1              |
| 1     | 1              | 1              | 0 | 0              | 1              |
| 1     | 1              | 1              | 1 | 1              | 0              |



### Chương 3 – MẠCH LOGIC TỔ HỢP

- 3.1. Khái niệm chung
- 3.2. Phân tích mạch logic tổ hợp
- 3.3. Thiết kế mạch logic tổ hợp
- 3.4. Mạch mã hóa giải mã
- 3.5. Mạch hợp kênh phân kênh
- 3.6. Mạch số học
- 3.7. Mạch so sánh
- 3.8. Mạch tạo/ kiểm tra chẵn lẻ
- 3.9. Mạch tạo/ kiểm tra mã Hamming



### 3.9.1. Mã Hamming

- Mã Hamming: ghép thêm một số bit kiểm tra P vào thông tin để đảm bảo tính chẵn/lẻ của hệ thống.
- Mã Hamming có khả năng sửa sai một lỗi, có sơ đồ tạo mã và giải mã đơn giản.
- Số bit kiểm tra P và số bit tin tức D phải thỏa mãn biểu thức:  $D + P + 1 \le 2^P$
- Vị trí các bit P: là các bit có thứ tự 2<sup>1</sup> tính từ bit có trọng số nhỏ nhất.
- Ví dụ: với số bit tin tức D = 5, số bit kiểm tra chẵn/lẻ P = 4. Cách sắp xếp vị trí các bit như sau:

- Bit chẵn lẻ P có nhiệm vụ kiểm tra tính chẵn lẻ của các bit ở các vị trí mà nó chiếm giữ có giá trị 1 tương ứng theo bảng nhị phân (kể cả nó).



### 3.9.2. Mạch tạo mã Hamming (1)

Bit P<sub>0</sub> kiểm tra tính chẵn/lẻ tại các vị trí:

1, 3, 5, 7, 9, 11,13,15

Bit P<sub>1</sub> kiểm tra tính chẵn/lẻ tại các vị trí:

2, 3, 6, 7, 10, 11, 14, 15

Bit P<sub>2</sub> kiểm tra tính chẵn/lẻ tại các vị trí:

4, 5, 6, 7, 12,13,14,15

Bit P<sub>3</sub> kiểm tra tính chẵn/lẻ tại các vị trí:

8, 9, 10, 11, 12, 13, 14, 15

| Vị trí | Hệ nhị phân    |
|--------|----------------|
|        | $P_3P_2P_1P_0$ |
| 1      | 0 0 0 1        |
| 2      | 0010           |
| 3      | 0011           |
| 4      | 0100           |
| 5      | 0 1 0 1        |
| 6      | 0110           |
| 7      | 0 1 1 1        |
| 8      | 1000           |
| 9      | 1001           |
| 10     | 1010           |
| 11     | 1011           |
| 12     | 1 1 0 0        |
| 13     | 1 1 0 1        |
| 14     | 1110           |
| 15     | 1111           |



#### 3.9.2. Mạch tạo mã Hamming (2) – VD: D = 5, P = 4

| 9     | 8              | 7     | 6     | 5     | 4              | 3              | 2              | 1              |     |
|-------|----------------|-------|-------|-------|----------------|----------------|----------------|----------------|-----|
| $D_5$ | P <sub>3</sub> | $D_4$ | $D_3$ | $D_2$ | P <sub>2</sub> | D <sub>1</sub> | P <sub>1</sub> | P <sub>0</sub> | (*) |

\* Tạo mã Hamming chẵn:

 $P_0 \oplus v_i$  trí  $3 \oplus v_i$  trí  $5 \oplus v_i$  trí  $7 \oplus v_i$  trí 9 = 0

$$P_0 \oplus D_1 \oplus D_2 \oplus D_4 \oplus D_5 = 0$$

$$P_0 = D_1 \oplus D_2 \oplus D_4 \oplus D_5$$

$$P_1 \oplus D_1 \oplus D_3 \oplus D_4 = 0$$

$$\rightarrow$$

$$P_1 = D_1 \oplus D_3 \oplus D_4$$

$$P_2 \oplus D_2 \oplus D_3 \oplus D_4 = 0$$

$$= 0$$

$$P_2 = D_2 \oplus D_3 \oplus D_4$$

$$P_{3}\oplus D_{5}\\$$

$$=0$$

$$P_3 = D_5$$



#### 3.9.2. Mạch tạo mã Hamming (3) – VD: D = 5, P = 4

| 9     | 8              | 7     | 6     | 5     | 4              | 3     | 2                | 1                |     |
|-------|----------------|-------|-------|-------|----------------|-------|------------------|------------------|-----|
| $D_5$ | $\mathbf{P}_3$ | $D_4$ | $D_3$ | $D_2$ | $\mathbf{P_2}$ | $D_1$ | $\mathbf{P}_{1}$ | $\mathbf{P}_{0}$ | (*) |

\* Tạo mã Hamming lẻ:

$$P_{0} \oplus D_{1} \oplus D_{2} \oplus D_{4} \oplus D_{5} = 1$$

$$P_{0} = D_{1} \oplus D_{2} \oplus D_{4} \oplus D_{5}$$

$$P_{1} \oplus D_{1} \oplus D_{3} \oplus D_{4} = 1$$

$$P_{2} \oplus D_{2} \oplus D_{3} \oplus D_{4} = 1$$

$$P_{3} \oplus D_{5} = 1$$

$$P_{0} = D_{1} \oplus D_{2} \oplus D_{4} \oplus D_{5}$$

$$P_{1} = \overline{D_{1} \oplus D_{3} \oplus D_{4}}$$

$$P_{2} = \overline{D_{2} \oplus D_{3} \oplus D_{4}}$$

$$P_{2} = \overline{D_{2} \oplus D_{3} \oplus D_{4}}$$

$$P_{3} = \overline{D_{5}}$$



### 3.9.3. Mạch kiểm tra mã Hamming

Khi nhận được từ mã, tiến hành kiểm tra tính chẵn lẻ trong nhóm bit tại các vị trí:

```
S_0: 1, 3, 5, 7, 9, 11, 13, 15
```

$$S_1$$
: 2, 3, 6, 7, 10, 11,14,15

$$S_2: 4, 5, 6, 7, 12, 13, 14, 15$$

$$S_3$$
: 8, 9, 10, 11,12,13,14,15

\* Kiểm tra mã Hamming: (ví dụ số bit thông tin D = 5, số bit kiểm tra P = 4)

$$S_0 = v_i \text{ trí } 1 \oplus v_i \text{ trí } 3 \oplus v_i \text{ trí } 5 \oplus v_i \text{ trí } 7 \oplus v_i \text{ trí } 9 = 0 \text{ (chẵn)} \quad (= 1 \text{ (le)})$$

$$S_1 = v_i \text{ trí } 2 \oplus v_i \text{ trí } 3 \oplus v_i \text{ trí } 6 \oplus v_i \text{ trí } 7 = 0 \text{ (chẵn)} \quad (= 1 \text{ (lė)})$$

$$S_2 = v_i \operatorname{tr} i 4 \oplus v_i \operatorname{tr} i 5 \oplus v_i \operatorname{tr} i 6 \oplus v_i \operatorname{tr} i 7 = 0 \operatorname{(chan)} (= 1 \operatorname{(le)})$$

$$S_3 = v_i \text{ tr} i \ 8 \oplus v_i \text{ tr} i \ 9$$
  $= 0 \text{ (chan)} \quad (= 1 \text{ (le)})$ 

- Nếu kết quả thu được khác 0 (chẵn) thì tổ hợp S<sub>3</sub>S<sub>2</sub>S<sub>1</sub>S<sub>0</sub> (nhị phân) là vị trí bit lỗi.
- Nếu kết quả thu được khác 1 (lẻ) thì bù 1 của  $S_3S_2S_1S_0$  là vị trí bit lỗi.



#### 3.9.4. Ví dụ (1):

Cho từ mã thông tin là 10110, hãy xây dựng từ mã Hamming chẵn.

Giả sử phía thu nhận được chuỗi thông tin là: 110010010.

Kiểm tra lỗi và sửa lỗi (nếu có).

#### Giải:

-Số bit thông tin: D = 5, suy ra số bit kiểm tra: P = 4

- Vị trí các bit P:

| 9     | 8              | 7     | 6     | 5     | 4              | 3     | 2                | 1              |     |
|-------|----------------|-------|-------|-------|----------------|-------|------------------|----------------|-----|
| $D_5$ | P <sub>3</sub> | $D_4$ | $D_3$ | $D_2$ | P <sub>2</sub> | $D_1$ | $\mathbf{P}_{1}$ | $\mathbf{P_0}$ | (*) |



### 3.9.4. Ví dụ (2) – Xây dựng từ mã Hamming chẵn

> Tìm P:

| 9     | 8              | 7     | 6     | 5     | 4                | 3     | 2              | 1              |
|-------|----------------|-------|-------|-------|------------------|-------|----------------|----------------|
| $D_5$ | $P_3$          | $D_4$ | $D_3$ | $D_2$ | $\mathbf{P}_{2}$ | $D_1$ | P <sub>1</sub> | $\mathbf{P_0}$ |
| 1     | P <sub>3</sub> | 0     | 1     | 1     | P <sub>2</sub>   | 0     | P <sub>1</sub> | P <sub>0</sub> |

$$P_0 \oplus D_1 \oplus D_2 \oplus D_4 \oplus D_5 = 0$$

$$P_0 = D_1 \oplus D_2 \oplus D_4 \oplus D_5 = 0 \oplus 1 \oplus 0 \oplus 1 = 0$$

$$P_1 \oplus D_1 \oplus D_3 \oplus D_4 = 0$$

$$= 0$$

$$P_1 = D_1 \oplus D_3 \oplus D_4 = 0 \oplus 1 \oplus 0$$

$$= 0 \oplus 1 \oplus 0 =$$

$$P_2 \oplus D_2 \oplus D_3 \oplus D_4 = 0$$

$$=0$$

$$P_2 = D_2 \oplus D_3 \oplus D_4 \qquad = 1 \oplus 1 \oplus 0 \qquad = 0$$

$$= 1 \oplus 1 \oplus 0 =$$

$$P_3 \oplus D_5$$

$$=0$$

$$P_3 = D_5$$

Từ mã Hamming chẵn phát đi:

| $D_5$ | P <sub>3</sub> | $D_4$ | $D_3$ | $D_2$ | P <sub>2</sub> | $D_1$ | $\mathbf{P}_{1}$ | $\mathbf{P_0}$ |
|-------|----------------|-------|-------|-------|----------------|-------|------------------|----------------|
| 1     | 1              | 0     | 1     | 1     | 0              | 0     | 1                | 0              |

Bộ môn: Điện tử máy tính - Khoa KTĐT1



### 3.9.4. Ví dụ (3) – Kiểm tra và sửa lỗi

> Từ mã nhận được:

| b9 | b8 | b7 | b6 | b5 | b4 | b3 | b2 | b1 |
|----|----|----|----|----|----|----|----|----|
| 1  | 1  | 0  | 0  | 1  | 0  | 0  | 1  | 0  |

Kiểm tra các S:

$$S_0 = b_1 \oplus b_3 \oplus b_5 \oplus b_7 \oplus b_9 = 0 \oplus 0 \oplus 1 \oplus 0 \oplus 1 = 0$$

$$S_1 = b_2 \oplus b_3 \oplus b_6 \oplus b_7 = 1 \oplus 0 \oplus 0 \oplus 0 = 1$$

$$S_2 = b_4 \oplus b_5 \oplus b_6 \oplus b_7 = 0 \oplus 1 \oplus 0 \oplus 0 = 1$$

$$S_3 = b_8 \oplus b_9 \qquad \qquad = 1 \oplus 1 \qquad \qquad = 0$$

➤ Lỗi ở vị trí 0110 (vị trí 6). Sửa lỗi:

| 1  | 1  | U  | 1  | 1  | n  | 0  | 1  | N  |
|----|----|----|----|----|----|----|----|----|
| b9 | b8 | b7 | b6 | b5 | b4 | b3 | b2 | b1 |



#### Câu hỏi

Làm các câu hỏi có nội dung liên quan trong Ngân hàng câu hỏi thi. Trao đổi trên lớp vào buổi học tiếp theo.